什麼是”RC時間延遲”??
最近在讀與半導體製程相關的書籍,常常看到"RC時間延遲(Time delay)"這名詞,但不懂他是啥麼東西,為啥麼會造成?造成後有啥麼影響?如何防治?想起各位半導體廠中的工程師大大能幫我解答.
已更新項目:
Garylan謝謝你詳盡的解答,我有點概念了~~~~~
1 個解答
評分
- GaryIanLv 41 0 年前最佳解答
首先你要知道
電容C就是兩塊平行的電板 這樣就能儲存電能
一個電容不管充電或放電都是需要一定時間的
並不是說將他接上電源後 他就馬上可以完成充放電
而將電容充放電所需的時間大約就會等於R*C
在現在的各種電晶體裡 不管是BJT MOSFET...
都會有他本身的寄生電容
就以現在主流的MOSFET來說好了
他的Gate端與Channel就是一個很明顯的電容器
那麼現在問題來了
如果我現在希望電晶體從Active變成Cut-off
此時的寄生電容卻會開始釋放他所儲存的電能
因此 從我 想轉換操作模式 到 寄生電容充放完電真正達到目的
的這段時間就就作Delay Time
或許一個電晶體所造成的Delay Time很小
但是一個晶片裡 以現在的科技 有個幾百萬個電晶體是很正常的
那麼幾百萬個電晶體的Delay Time加起來是很驚人的
而現在的晶片操作頻率越作越快
相對的Delay Time也要越來越小 不然你的輸出將趕不上輸入
所以Delay Time的減小就變成一項相當重要的課題
如何減小RC的Time delay
其實從自面上就可以看出來了
你可以藉由減小R或者是C 甚至是讓R , C消失
那麼就能達到對RC Time delay減小的效果了
參考資料: 自己
還有問題?馬上發問,尋求解答。