LVDS PCB layout

LVDS PCB layout

有要特別注意什麼嗎???

已更新項目:

那SATA PCB layout有什麼可以參考的嗎????

2 個解答

評分
  • 1 0 年前
    最佳解答

    LVDS走線的一般要求,有兩點要注意,

    一是兩條線的長度要盡量一樣長,等長是為了保證兩個LVDS信號時刻保持相反極性,減少共模分量。

    另一是兩線的間距(此間距由LVDS阻抗決定)要一直保持不變,也就是要保持平行。平行的方式有兩種,一為兩條線走在同一走線層(side-by-side),一為兩條線走在上下相鄰兩層(over-under)。一般以前者side-by-side 實現的方式較多。等距則主要是為了保證兩者差分阻抗一致,減少反射。對LVDS的布線方式應該要適當的靠近且平行。所謂適當的靠近是因為這間距會影響到差分阻抗(differential impedance)的值, 此值是設計LVDS的重要參數。需要平行也是因為要保持差分阻抗的一致性。若兩線忽遠忽近, 差分阻抗就會不一致, 就會影響信號完整性(signal integrity)及時間延遲(timing delay)。

    2008-03-19 22:57:27 補充:

    這是 Altera LVDS Layout 白皮書

    http://www.altera.co.jp/literature/wp/lvdsboardwp....

    2008-03-20 13:01:18 補充:

    LVDS Low Voltage Differential Signal.

    是一種技術, 廣泛應用在高速序列介面中, 像 PCIe, SATA, SAS, SCSI3 等都應用其當硬體傳輸介面。而影像上的 LVDS 反而是較為低速的。

    "呼吸" 所提之數字比較像 SATA規範,沒規範時照做當然是好的。但是最好還是依廠商規格來作,通常依不同的PCB材質,厚度還是要去注意它的一些變化,何況 impedance 跟頻率的關係是不能忽略的。

    不諱言,照SATA幹,出事的機會還真是不大。。。

    2008-03-24 16:42:06 補充:

    ?那SATA PCB layout有什麼可以參考的嗎????

    "呼吸" 不是回答了嗎?

    真懷疑可以參考一下 INTEL 南橋 SATAII Layout guide

  • 1 0 年前

    上面的是說得不錯,其實他有提到電子原理

    LVDS是屬於影像方面的高頻信號,一組信號N及P是屬於差動信號

    種而言之LAYOUT工程要把高頻信號處理好

    1.DIF信號上下的Layer都需要是GND並且N及P的一對信號誤差不得超過5MIL

    2.組跟組之間也一樣等常,誤差5MIL,間距最少20MIL以上

    3.離其他不是屬於LVDS的信號間距也是20MIL以上

    4.長度盡量短,最好是在1000MIL以內

    5.不同信號距離DIF的VIA也要間距20MIL

    6.所有LVDS信號須走在同一層Layer

    做到以上各點,你的LVDS保證穩穩穩....

    2008-03-21 00:31:03 補充:

    多謝寶哥誇獎...正因為DIF信號除了USB是90ohm以外,其他像是SATA

    ,LAN,DMI,PCIE,LVDS等等都是屬於100ohm的,所以我才會給他這樣的規範.....至於DIF PAD信號的線寬間距設計規範都會有說,你也可以自行更改使用Polar軟體計算,不過要知道疊構

    參考資料: 自己
還有問題?馬上發問,尋求解答。